- Descripción del funcionamiento del procesador a nivel de transferencia de registros
  - Descripción a más bajo nivel que el nivel de instrucción (tema1)

#### Lenguaje RTL

 Herramienta que posibilita trasladar la especificación de un sistema a su implementación hardware

- Secuencia ordenada de operaciones que deben realizarse en un solo ciclo de reloj
- Operación básica: Transferencia
  - □ Transferir información entre dos elementos (memoria, entrada o salida) pudiendo ser transformada
- Primitivas del lenguaje:
  - □ Puertas lógicas (AND, OR, NOT, NAND, ...)
  - □ Bloques combinacionales (multiplexores, codificadores, comparadores, sumadores, ...)
  - □ Bloques secuenciales (biestables, registros, memorias, ...)

- Transferencia
  - □ Fuentes de información:
    - Entradas y elementos de memoria (registro, biestable)
  - □ Destinos de información:
    - Salidas y elementos de memoria
  - □ Podemos representar:
    - señales simples (biestables, línea simple): nombre en minusculas
    - vectores de señales (buses, registros): nombre en mayúsculas

- Notación vectores de señales (buses, registros)
  - □ Todo el conjunto de señales (n bits):
    - A (para transferencias completas)
    - A[n] (para declaración del vector)
    - A[n-1:0] (enumeración de todas las posiciones)
  - □ Subconjunto de señales del vector:
    - Nombre[bit superior:bit inferior]
    - A[7:5] (los bits 7,6 y 5 de A)

- Transferencias
  - Notación: A ← B
  - □ Reglas:
    - El número de bits en destino/fuente debe coincidir
    - El orden de los bits se mantiene (más significativo de B va a más significativo de A ...)

- Transferencias
  - Notación: A ← B
  - □ Reglas:



- El número de bits en destino/fuente debe coincidir
- El orden de los bits se mantiene (más significativo de B va a más significativo de A ...)

Tema 2

- Transferencias
  - Notación: A ← B
  - □ Reglas:



- El número de bits en destino/fuente debe coincidir
- El orden de los bits se mantiene (más significativo de B va a más significativo de A ...)
- □Si el destino es una Salida se denomina CONEXIÓN
  - Notación: A = B

- Transferencias
  - Notación: A ← B
  - □ Reglas:





- El número de bits en destino/fuente debe coincidir
- El orden de los bits se mantiene (más significativo de B va a más significativo de A ...)
- □Si el destino es una Salida se denomina CONEXIÓN
  - Notación: A = B



- Transformaciones
  - □ Concatenación o unión:
    - Unión de varias fuentes en un vector de información
    - Notación: A,B
    - Ejemplos (registro A de 4 posiciones: A[4])
      - □ Desplazamiento izquierda:
        A ← A[2:0],0
      - □ Rotación derecha:
        A ← A[0],A[3:1]
      - □ Concatenación: A ← C[1:0],B[1:0]

- Transformaciones
  - □ Concatenación o unión:
    - Unión de varias fuentes en un vector de información
    - Notación: A,B
    - Ejemplos (registro A de 4 posiciones: A[4])
      - □ Desplazamiento izquierda:
        A ← A[2:0],0
      - □ Rotación derecha:
        A ← A[0],A[3:1]
      - □ Concatenación: A ← C[1:0],B[1:0]



Transformaciones

□ Operaciones lógicas:

■ Complemento:
B ← A

■ OR:
A ← B V C

■ AND:
A ← B ∧ C

Transformaciones

□ Operaciones lógicas:

■ Complemento:
B ← A

■ OR:
A ← B V C

■ AND: A ← B ∧ C



Transformaciones

□ Operaciones lógicas:

■ Complemento:
B ← A

■ OR:
A ← B V C

■ AND: A ← B ∧ C



□ Operaciones lógicas acumulativas:

■ OR acumulativo: a ← V/ B

■ AND acumulativo: a ← // B

Transformaciones

□ Operaciones lógicas:

■ Complemento:
B ← A

■ OR:
A ← B V C

■ AND: A ← B ∧ C



□ Operaciones lógicas acumulativas:

■ OR acumulativo: a ← V/ B

■ AND acumulativo: a ← // B



- Transformaciones
  - □ Función combinacional general:
    - Tratamiento igual que vector de señales
    - Notación: NOMBRE(entrada1;entrada2;...;entradaN)
    - Ejemplo sumador: SUM
      - □ S ← SUM(A; B; cin)[n-1:0]
      - $\Box$  c  $\leftarrow$  SUM(A; B; cin)[n]

- Transformaciones
  - □ Función combinacional general:
    - Tratamiento igual que vector de señales
    - Notación: NOMBRE(entrada1;entrada2;...;entradaN)
    - Ejemplo sumador: SUM
      - □ S ← SUM(A; B; cin)[n-1:0]
      - $\Box$  c  $\leftarrow$  SUM(A; B; cin)[n]



- Transferencia condicional
  - □Sólo se produce la transferencia de información si se cumple una Condición
  - □ Condición: cualquier expresión/elemento de un bit. (a, A[5], V/B, ...)
  - Notación: Destino\*condición ← Fuente
  - □ Ejemplos:
    - A\*MAYOR(X;A) ← X
    - A\*(V/B) ← B

- Especificación de un sistema
  - □ Sección de datos
    - Declaración de elementos de memoria, entradas y salidas.

```
MODULE: EJEMPLO

MEMORY: A[2];B[2].

INPUTS: X[2].

OUTPUTS: Z[2].

1. A ← X.
2. B ← A[0],A[1].
3. A ← B V A.
4. Z = A.

ENDSEQUENCE

CONTROL RESET(1)

END
```

Tema 2

- Especificación de un sistema
  - □ Sección de datos
    - Declaración de elementos de memoria, entradas y salidas.
  - □ Sección de control (síncrona)
    - Estados por los que pasa el sistema y acciones que tienen lugar
    - Cada línea en un ciclo de reloj

```
MODULE: EJEMPLO
MEMORY: A[2];B[2].
INPUTS: X[2].
OUTPUTS: Z[2].

1. A ← X.
2. B ← A[0],A[1].
3. A ← B V A.
4. Z = A.

ENDSEQUENCE
CONTROL RESET(1)
END
```

- Especificación de un sistema
  - □ Sección de datos
    - Declaración de elementos de memoria, entradas y salidas.
  - □ Sección de control (síncrona)
    - Estados por los que pasa el sistema y acciones que tienen lugar
    - Cada línea en un ciclo de reloj
  - □ Sección de control (asíncrona)
    - Conexiones permanentes

```
MODULE: EJEMPLO

MEMORY: A[2];B[2].

INPUTS: X[2].

OUTPUTS: Z[2].

1. A 	 X.
2. B 	 A[0],A[1].
3. A 	 B V A.
4. Z = A.

ENDSEQUENCE

CONTROL RESET(1)
END
```

- Temporización
  - □ Todas las transferencias de un mismo estado suceden todas a la vez
  - □ Las transferencias ocurren a final del ciclo sincronizadas por flanco de bajada
  - Las conexiones ocurren durante todo el ciclo

```
MODULE: EJEMPLO
MEMORY: A[2];B[2].
INPUTS: X[2].
OUTPUTS: Z[2].

1. A ← X.
2. B ← A[0],A[1].
3. A ← B V A.
4. Z = A.

ENDSEQUENCE
CONTROL RESET(1)
END
```

Tema 2

- Temporización
  - □ Todas las transferencias de un mismo estado suceden todas a la vez
  - □ Las transferencias ocurren a final del ciclo sincronizadas por flanco de bajada
  - □ Las conexiones ocurren durante todo el ciclo

```
CLK _____A←X
```

```
MODULE: EJEMPLO
MEMORY: A[2];B[2].
INPUTS: X[2].
OUTPUTS: Z[2].

1. A ← X.
2. B ← A[0],A[1].
3. A ← B V A.
4. Z = A.

ENDSEQUENCE
CONTROL RESET(1)
END
```

- Temporización
  - □ Todas las transferencias de un mismo estado suceden todas a la vez
  - □ Las transferencias ocurren a final del ciclo sincronizadas por flanco de bajada
  - □ Las conexiones ocurren durante todo el ciclo

```
CiClO

CLK

A ← X

B ← A[0],A[1]
```

```
MODULE: EJEMPLO

MEMORY: A[2];B[2].

INPUTS: X[2].

OUTPUTS: Z[2].

1. A ← X.

2. B ← A[0],A[1].

3. A ← B V A.

4. Z = A.

ENDSEQUENCE

CONTROL RESET(1)

END
```

- Temporización
  - □ Todas las transferencias de un mismo estado suceden todas a la vez
  - □ Las transferencias ocurren a final del ciclo sincronizadas por flanco de bajada
  - □ Las conexiones ocurren durante todo el ciclo

```
CICIO

CLK

A \leftarrow X

A \leftarrow B \lor A

B \leftarrow A[0],A[1]
```

```
MODULE: EJEMPLO
MEMORY: A[2];B[2].
INPUTS: X[2].
OUTPUTS: Z[2].

1. A ← X.
2. B ← A[0],A[1].
3. A ← B V A.
4. Z = A.

ENDSEQUENCE
CONTROL RESET(1)
END
```

- Temporización
  - □ Todas las transferencias de un mismo estado suceden todas a la vez
  - □ Las transferencias ocurren a final del ciclo sincronizadas por flanco de bajada
  - □ Las conexiones ocurren durante todo el ciclo

```
Ciclo

CLK

Z = A

A \leftarrow X

A \leftarrow B \lor A

B \leftarrow A[0], A[1]
```

```
MODULE: EJEMPLO

MEMORY: A[2];B[2].

INPUTS: X[2].

OUTPUTS: Z[2].

1. A ← X.
2. B ← A[0],A[1].
3. A ← B V A.
4. Z = A.

ENDSEQUENCE

CONTROL RESET(1)

END
```

- Control de la secuencia
  - □ Cada sentencia dura un ciclo
  - □ Después de cada sentencia se ejecuta la siguiente en la lista
  - □ Hay sentencias de salto que rompen esta secuencia
    - Salto incondicional: → (S)
      - Siguiente sentencia S
    - Salto condicional:  $\rightarrow (f_1, f_2, ..., f_n)/(S_1, S_2, ..., S_n)$ 
      - □ Si (f<sub>i</sub>) la siguiente sentencia S<sub>i</sub>